Inhalt
High-Level Synthese und high-level Simulation komplexer Digitalschaltungen (Schwerpunkt FPGA)- Hardware-Software-Codesign - Einsatz von CAD-Werkzeugen für Entwurfund Synthese komplexer digitaler Schaltungen - Speicher-Management -Clock-Management (Signalintegrität, Clock-Verteilung) - Design digitalerSchnittstellen (Signalintegrität und Entzerrung, LVDS, Serializer-Deserializer) -Implementierung von Analog-Digital-Schnittstellen (Parameter, Auswahl,DDS) - Messtechnik: Logikanalyse, Mixed Signal Analyse;
Lernergebnisse
Nach erfolgreichem Abschluss des Moduls können die Studierenden:-den Einsatz von High-Level Synthese und high-level Simulation für komplexeDigitalschaltungen (Schwerpunkt FPGA) bewerten.-das Prinzip von Hardware-Software-Codesign beschreiben.- komplexe digitale Schaltungen (Schwerpunkt FPGA) unter Einsatz von CAD-Werkzeugenentwerfen und synthetisieren.-Speicher-Management und Clock-Management-Schaltungen (einschließlichder Clock-Verteilung) entwerfen und bezüglich der Signalintegrität für schnellgetaktete Signale bewerten und dimensionieren.-digitale Schnittstellen unter Berücksichtigung der Signalintegrität entwerfenund die dafür benötigten Serializer-Deserializer, Entzerrer und LVDS-Komponenten bewerten und auslegen.-Analog-Digital-Schnittstellen charakterisieren, Komponenten auswählen undauslegen.-die Signalerzeugung nach der Methode der DSS (direkt digitalisierendenSynthese) analysieren.-den Umgang mit der Messtechnik: Logikanalyse, Mixed Signal Analyse;
Literatur
Eigenes Skript des Dozenten.
F. Kesel, R. Bartholomä. Entwurf von digitalen Schaltungen und Systemen mit HDLs und FPGAs. Oldenbourg Verlag, 2009.
P. J. Ashenden. The designer's guide to VHDL. Morgan Kaufmann Publishers, 2008.